CPU几种主要的参数及含义

众所周知 , 服务器是网络中的重要设备 , 要接受少至几十人、多至成千上万人的访问,因此对服务器具有大数据量的快速吞吐、超强的稳定性、长时间运行等严格要求 。而CPU是计算机的“大脑”,是衡量服务器性能的首要指标 。下面是搜小知识小编跟大家分享的是CPU几种主要的参数及含义,欢迎大家来阅读学习 。
CPU几种主要的参数及含义
1.主频
主频也叫时钟频率,单位是MHz,用来表示CPU的运算速度 。CPU的主频=外频×倍频系数 。不过很多人认为主频就决定着CPU的运行速度,这是片面的,只能说主频仅仅是CPU性能表现的一个方面,而不代表CPU的整体性能 。
2.外频
外频是CPU的基准频率,单位也是MHz 。CPU的外频决定着整块主板的运行速度 。说白了 , 在台式机中 , 我们所说的超频,都是超CPU的外频(当然一般情况下,CPU的倍频都是被锁住的)相信这点是很好理解的 。但对于服务器CPU来讲,超频是绝对不允许的 。前面说到CPU决定着主板的运行速度,两者是同步运行的,如果把服务器CPU超频了,改变了外频 , 会产生异步运行,(台式机很多主板都支持异步运行)这样会造成整个服务器系统的不稳定 。
目前的绝大部分电脑系统中外频也是内存与主板之间的同步运行的速度,在这种方式下,可以理解为CPU的外频直接与内存相连通 , 实现两者间的同步运行状态 。
3.前端总线(FSB)频率
前端总线(FSB)频率(即总线频率)是直接影响CPU与内存直接数据交换速度 。有一条公式可以计算,即数据带宽=(总线频率×数据位宽)/8,数据传输最大带宽取决于所有同时传输的数据的宽度和传输频率 。比方,支持64位的至强Nocona,前端总线是800MHz,按照公式 , 它的数据传输最大带宽是6.4GB/秒 。
4、CPU的位和字长
位:在数字电路和电脑技术中采用二进制,代码只有“0”和“1”,其中无论是 “0”或是“1”在CPU中都是 一“位” 。
字长:电脑技术中对CPU在单位时间内(同一时间)能一次处理的二进制数的位数叫字长 。所以能处理字长为8位数据的CPU通常就叫8位的CPU 。同理 32位的CPU就能在单位时间内处理字长为32位的二进制数据 。
5.倍频系数
倍频系数是指CPU主频与外频之间的相对比例关系 。在相同的外频下,倍频越高CPU的频率也越高 。但实际上 , 在相同外频的前提下,高倍频的CPU本身意义并不大 。这是因为CPU与系统之间数据传输速度是有限的,一味追求高倍频而得到高主频的CPU就会出现明显的“瓶颈”效应——CPU从系统中得到数据的极限速度不能够满足CPU运算的速度 。
6.缓存
缓存大小也是CPU的重要指标之一,而且缓存的结构和大小对CPU速度的影响非常大,CPU内缓存的运行频率极高 , 一般是和处理器同频运作,工作效率远远大于系统内存和硬盘 。实际工作时,CPU往往需要重复读取同样的数据块,而缓存容量的增大,可以大幅度提升CPU内部读取数据的命中率,而不用再到内存或者硬盘上寻找,以此提高系统性能 。但是由于CPU芯片面积和成本的因素来考虑,缓存都很小 。
7.CPU相关指令集
CPU依靠指令来计算和控制系统,每款CPU在设计时就规定了一系列与其硬件电路相配合的指令系统 。指令的强弱也是CPU的重要指标,指令集是提高微处理器效率的最有效工具之一 。从现阶段的主流体系结构讲,指令集可分为复杂指令集和精简指令集两部分 。复杂指令需要复杂的操作,必然会降低计算机的速度 。RISC精简指令集与传统的CISC(复杂指令集)相比而言,RISC的指令格式统一,种类比较少,寻址方式也比复杂指令集少 。当然处理速度就提高很多了 。目前在中高档服务器中普遍采用RISC指令系统的CPU,特别是高档服务器全都采用RISC指令系统的CPU 。
8.CPU内核和I/O工作电压
从586CPU开始,CPU的工作电压分为内核电压和I/O电压两种,通常CPU的核心电压小于等于I/O电压 。其中内核电压的大小是根据CPU的生产工艺而定,一般制作工艺越小 , 内核工作电压越低;I/O电压一般都在1.6~5V 。低电压能解决耗电过大和发热过高的问题 。
9.制造工艺
制造工艺的微米是指IC内电路与电路之间的距离 。制造工艺的趋势是向密集度愈高的方向发展 。密度愈高的IC电路设计,意味着在同样大小面积的IC中,可以拥有密度更高、功能更复杂的电路设计 。目前主流的CPU制程已经达到了14-32纳米(英特尔第五代i7处理器以及三星Exynos 7420处理器均采用最新的14nm制造工艺) , 更高的在研发制程甚至已经达到了7nm或更高 。
10.超流水线与超标量
在解释超流水线与超标量前,先了解流水线(pipeline) 。流水线是Intel首次在486芯片中开始使用的 。流水线的工作方式就像工业生产上的装配流水线 。在CPU中由5-6个不同功能的电路单元组成一条指令处理流水线,然后将一条X86指令分成5—6步后再由这些电路单元分别执行,这样就能实现在一个CPU时钟周期完成一条指令,因此提高CPU的运算速度 。
超标量是通过内置多条流水线来同时执行多个处理器,其实质是以空间换取时间 。而超流水线是通过细化流水、提高主频,使得在一个机器周期内完成一个甚至多个操作,其实质是以时间换取空间 。
11、多核心
多核心,也指单芯片多处理器(Chip multiprocessors , 简称CMP) 。CMP是由美国斯坦福大学提出的 , 其思想是将大规模并行处理器中的SMP(对称多处理器)集成到同一芯片内 , 各个处理器并行执行不同的进程 。与CMP比较, SMT处理器结构的灵活性比较突出 。但是,当半导体工艺进入0.18微米以后 , 线延时已经超过了门延迟,要求微处理器的设计通过划分许多规模更小、局部性更好的基本单元结构来进行 。相比之下,由于CMP结构已经被划分成多个处理器核来设计,每个核都比较简单,有利于优化设计,因此更有发展前途 。目前,IBM 的Power 4芯片和Sun的 MAJC5200芯片都采用了CMP结构 。多核处理器可以在处理器内部共享缓存,提高缓存利用率,同时简化多处理器系统设计的复杂度 。
12、SMP
SMP(Symmetric Multi-Processing) , 对称多处理结构的简称,是指在一个计算机上汇集了一组处理器(多CPU),各CPU之间共享内存子系统以及总线结构 。在这种技术的支持下,一个服务器系统可以同时运行多个处理器,并共享内存和其他的主机资源 。
13、CPU内部的内存控制器
许多应用程序拥有更为复杂的读取模式 , 并且没有有效地利用带宽,CPU特性会受内存延迟的限制 。这样CPU必须得等到运算所需数据被除数装载完成才能执行指令 。当前低段系统的内存延迟大约是120-150ns,而CPU速度则达到了3GHz以上,一次单独的内存请求可能会浪费200 -300次CPU循环 。即使在缓存命中率达到99%的情况下,CPU也可能会花50%的时间来等待内存请求的结束-比如因为内存延迟的缘故 。
【CPU几种主要的参数及含义】你可以看到Opteron整合的内存控制器,它的延迟,与芯片组支持双通道DDR内存控制器的延迟相比来说,是要低很多的 。英特尔也按照计划的那样在处理器内部整合内存控制器,这样导致北桥芯片将变得不那么重要 。但改变了处理器访问主存的方式,有助于提高带宽、降低内存延时和提升处理器性能 。